High-Radix Floating-Point Division Algorithms for Embedded VLIW Integer Processors - LARA - Libre accès aux rapports scientifiques et techniques
Rapport (Rapport De Recherche) Année : 2005

High-Radix Floating-Point Division Algorithms for Embedded VLIW Integer Processors

Résumé

This paper presents floating-point division algorithms and implementations forembedded VLIW integer processors. On those processors, there is no hardwarefloating-point unit, for cost reasons. But, for portability and/or accuracy reasons,a software FP emulation layer is sometime useful. Here, we focus onhigh-radix digit-recurrence algorithms for FP division on integer VLIW processorssuch as the ST200 from STMicroelectronics.
Ce papier présente quelques algorithmes de division flottante et leur implantation pour des processeurs embarqués entiers de type VLIW. De tels processeurs ne possèdent pas d’unité flottante matérielle mais, pour des raisons de portabilité et/ou de précision, disposer d’une bibliothèque flottante est parfois utile. On se concentre ici sur les algorithmes par addition/décalage, en grande base ; les processeurs visés sont ceux de la famille ST200 de STMicroelectronics.
Fichier principal
Vignette du fichier
RR2005-39.pdf (138.15 Ko) Télécharger le fichier
Origine Fichiers produits par l'(les) auteur(s)
Loading...

Dates et versions

hal-02102220 , version 1 (17-04-2019)

Identifiants

  • HAL Id : hal-02102220 , version 1

Citer

Claude-Pierre Jeannerod, Saurabh-Kumar Raina, Arnaud Tisserand. High-Radix Floating-Point Division Algorithms for Embedded VLIW Integer Processors. [Research Report] LIP RR-2005-39, Laboratoire de l'informatique du parallélisme. 2005, 2+11p. ⟨hal-02102220⟩
53 Consultations
918 Téléchargements

Partager

More